Ciencia y Tecnología
El fabricante de chips más importante del planeta tiene un problema: debe encontrar la forma de no morir de éxito
<p>
 <img src="https://i.blogs.es/0b9314/tsmc-ap/1024_2000.jpeg" alt="El fabricante de chips más importante del planeta tiene un problema: debe encontrar la forma de no morir de éxito" />
 </p>
<p>Las GPU de última generación para <a class="text-outboundlink" href="https://www.xataka.com/basics/que-inteligencia-artificial-explicacion-sencilla-completa-para-todo-mundo" data-vars-post-title="Qué es la Inteligencia Artificial: una explicación sencilla y completa para todo el mundo" data-vars-post-url="https://www.xataka.com/basics/que-inteligencia-artificial-explicacion-sencilla-completa-para-todo-mundo">inteligencia artificial</a> (IA) que están diseñando NVIDIA, AMD o Huawei, entre otras compañías, <a class="text-outboundlink" href="https://www.xataka.com/robotica-e-ia/nvidia-que-no-tiene-rival-hardware-para-ia-acaba-anunciar-gpu-potente-mundo-asi-h200" data-vars-post-title="NVIDIA, que aún no tiene un rival en hardware para IA, acaba de anunciar “la GPU más potente del mundo”: así es la H200 " data-vars-post-url="https://www.xataka.com/robotica-e-ia/nvidia-que-no-tiene-rival-hardware-para-ia-acaba-anunciar-gpu-potente-mundo-asi-h200">son un prodigio de la tecnología</a>. Sin embargo, su rendimiento está profundamente condicionado por las prestaciones de los chips de memoria con los que conviven. Y es que las GPU más avanzadas son tan rápidas que con frecuencia <strong>se ven obligadas a esperar</strong> hasta que la memoria les entrega los datos que necesitan para poder continuar realizando cálculos.</p>
<p><!-- BREAK 1 --></p>
<p>Los chips de memoria HBM4e (<em>High Bandwidth Memory</em>) persiguen acabar de una vez por todas con este cuello de botella en el hardware para IA. Los tres mayores diseñadores de este tipo de circuitos integrados (Samsung, SK Hynix y Micron Technology) están trabajando en sus soluciones HBM4e, y las dos compañías surcoreanas presumiblemente entregarán las primeras muestras a sus clientes <a rel="noopener, noreferrer" href="https://www.chosun.com/english/industry-en/2026/03/17/Q6L5MKIQN5FSBAAQHRLYBN4ZDU/#:~:text=Samsung%20Electronics%20set%20up%20a%20booth%20at,per%20pin%20and%20a%20bandwidth%20of%204.0TB/s.">durante la segunda mitad de 2026</a>. La empresa estadounidense Micron <a rel="noopener, noreferrer" href="https://www.trendforce.com/news/2024/12/23/news-micron-plans-hbm4-mass-production-in-2026-customized-hbm4e-to-launch-in-2027-2028/#:~:text=Also%2C%20Micron's%20HBM4E%20may%20also%20support%20Marvell's,Production%20Compared%20to%20Samsung%20and%20HK%20hynix.">llegará un poco más tarde</a>: en 2027.</p>
<p><!-- BREAK 2 --></p>
<p>Actualmente SK Hynix lidera este mercado con <a class="text-outboundlink" href="https://www.xataka.com/empresas-y-economia/estamos-momento-historico-samsung-ha-perdido-liderazgo-30-anos-industria-chips-dram" data-vars-post-title="Estamos en un momento histórico: Samsung ha perdido un liderazgo de 30 años en la industria de los chips DRAM" data-vars-post-url="https://www.xataka.com/empresas-y-economia/estamos-momento-historico-samsung-ha-perdido-liderazgo-30-anos-industria-chips-dram">una cuota cercana al 70%</a>, de modo que el 30% restante se lo reparten Samsung y Micron Technology. Sin embargo, el futuro de sus memorias HBM4e no está solo en sus manos. Para sostener su cuota de mercado actual SK Hynix debe producir sus futuras memorias HBM4e en un nodo litográfico de vanguardia, por lo que, <a rel="noopener, noreferrer" href="https://www.digitimes.com/news/a20260322PD201/sk-hynix-tsmc-samsung-3nm-hbm4.html?chid=10">según DigiTimes Asia</a>, ha decidido apostar sobre seguro: está evaluando la posibilidad de que TSMC se encargue de fabricar el núcleo de estas memorias en <a class="text-outboundlink" href="https://www.xataka.com/empresas-y-economia/tsmc-ha-resuelto-uno-sus-mayores-problemas-2024-multiplicara-tres-produccion-chips-3-nm" data-vars-post-title="TSMC ha resuelto uno de sus mayores problemas: en 2024 multiplicará por tres la producción de chips de 3 nm" data-vars-post-url="https://www.xataka.com/empresas-y-economia/tsmc-ha-resuelto-uno-sus-mayores-problemas-2024-multiplicara-tres-produccion-chips-3-nm">su nodo de 3 nm</a>.</p>
<p><!-- BREAK 3 --></p>
<h2>La alianza de SK Hynix y TSMC es un movimiento sísmico en la industria de la IA</h2>
<p>Tradicionalmente los diseñadores de chips de memoria se han encargado también de fabricar sus propios circuitos integrados. Sin embargo, SK Hynix tiene tres buenos motivos para dejar la producción de sus memorias HBM4e en las manos de TSMC. El primero de ellos es que esta compañía taiwanesa fabrica las GPU que diseñan los principales clientes de SK Hynix, de modo que si también se encarga de producir la memoria el ensamblaje final de estos dos componentes empleando <a class="text-outboundlink" href="https://www.xataka.com/empresas-y-economia/tsmc-esta-a-punto-vivir-tiempos-mejores-ha-encontrado-forma-resolver-su-fatidico-cuello-botella" data-vars-post-title="TSMC está a punto de vivir tiempos aún mejores. Ha encontrado la forma de resolver su fatídico cuello de botella" data-vars-post-url="https://www.xataka.com/empresas-y-economia/tsmc-esta-a-punto-vivir-tiempos-mejores-ha-encontrado-forma-resolver-su-fatidico-cuello-botella">el empaquetado avanzado COWOS</a> (<em>Chip-on-Wafer-on-Substrate</em>) es mucho más sencillo.</p>
<div class="article-asset article-asset-normal article-asset-center">
<div class="desvio-container">
<div class="desvio">
<div class="desvio-figure js-desvio-figure">
 <a href="https://www.xataka.com/energia/europa-japon-estan-listas-van-a-iniciar-experimentos-fusion-nuclear-ambiciosos-historia" class="pivot-outboundlink" data-vars-post-title="Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia"><br />
 <img alt="Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia" width="375" height="142" src="https://i.blogs.es/997726/jt-60sa-ap/375_142.jpeg" /><br />
 </a>
 </div>
<div class="desvio-summary">
<div class="desvio-taxonomy js-desvio-taxonomy">
 <a href="https://www.xataka.com/energia/europa-japon-estan-listas-van-a-iniciar-experimentos-fusion-nuclear-ambiciosos-historia" class="desvio-taxonomy-anchor pivot-outboundlink" data-vars-post-title="Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia">En Xataka</a>
 </div>
<p> <a href="https://www.xataka.com/energia/europa-japon-estan-listas-van-a-iniciar-experimentos-fusion-nuclear-ambiciosos-historia" class="desvio-title js-desvio-title pivot-outboundlink" data-vars-post-title="Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia">Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia</a>
 </p></div>
</div>
</div>
</div>
<div class="article-asset-summary article-asset-small article-asset-right">
<div class="asset-content">
<p class="sumario_derecha">La memoria HBM4e debe ser producida empleando transistores extremadamente pequeños y rápidos</p>
</div>
</div>
<p>Además, la memoria HBM4e debe ser producida empleando transistores extremadamente pequeños y rápidos, y la cúpula directiva de SK Hynix sabe que sus tecnologías de integración actuales no son tan avanzadas como la litografía más sofisticada de TSMC. Por último, las memorias HBM4e no se responsabilizarán solo de almacenar información; también serán capaces de <strong>llevar a cabo operaciones básicas</strong> con los datos antes de entregárselos a la GPU con el propósito de optimizar el rendimiento del hardware para IA. En cierto sentido estas memorias se parecerán más que nunca a los procesadores, y TSMC tiene mucha más experiencia que SK Hynix en la fabricación de estos chips.</p>
<p><!-- BREAK 4 --></p>
<p>Sea como sea esta alianza plantea un problema: el nodo N3 de TSMC <a class="text-outboundlink" href="https://www.xataka.com/componentes/tsmc-se-esta-quedando-capacidad-nodo-n3-eso-va-a-afectar-a-todo-que-compras" data-vars-post-title="El nodo N3 de TSMC es la base sobre la que se construye toda la tecnología que utilizamos. Y ahora afronta problemas" data-vars-post-url="https://www.xataka.com/componentes/tsmc-se-esta-quedando-capacidad-nodo-n3-eso-va-a-afectar-a-todo-que-compras">está absolutamente saturado</a>. NVIDIA, Apple y otros clientes de esta compañía lo acaparan, por lo que <a rel="noopener, noreferrer" href="https://newsletter.semianalysis.com/p/the-great-ai-silicon-shortage?_gl=1*gt56e8*_ga*MTY5NTUxNjIxNi4xNzU0NjMzOTc4*_ga_FKWNM9FBZ3*czE3NzQyNTExNTYkbzQ4JGcwJHQxNzc0MjUxMTU2JGo2MCRsMCRoNzgzNjg4MTc2&;hide_intro_popup=true">TSMC está teniendo dificultades muy serias</a> para satisfacer la demanda. De hecho, se enfrenta a este problema desde que inició la fabricación de chips de 3 nm. Su segunda generación de esta tecnología de integración, conocida como N3E, refinó la litografía N3B lo necesario para que su rendimiento por oblea fuese perceptiblemente más alto.</p>
<p><!-- BREAK 5 --></p>
<div class="article-asset-video article-asset-normal">
<div class="asset-content">
<div class="base-asset-video">
<div class="js-dailymotion"></div>
</div>
</div>
</div>
<p>De hecho, N3E prescinde de algunas de las etapas del proceso de transferencia de la litografía de ultravioleta extremo y reduce la densidad de transistores con el propósito de minimizar los costes de fabricación y mejorar el rendimiento por oblea. La tercera generación de la litografía de <strong>3 nm de TSMC se llama N3P</strong>. Se caracteriza por incrementar la densidad de transistores en un 4% y su velocidad en un 5% mientras su consumo se reduce entre un 5 y un 10% a la misma frecuencia de reloj. No está pero que nada mal.</p>
<p><!-- BREAK 6 --></p>
<p>Además, la litografía N3P es totalmente compatible con las reglas de diseño de la litografía N3E, por lo que NVIDIA, Apple y los demás clientes de TSMC pueden trasladar sus diseños de N3E a N3P sin hacer prácticamente nada. Sin embargo, a pesar de las mejoras que ha introducido TSMC en sus nodos de fabricación de 3 nm, <a class="text-outboundlink" href="https://www.xataka.com/componentes/tsmc-se-esta-quedando-capacidad-nodo-n3-eso-va-a-afectar-a-todo-que-compras" data-vars-post-title="El nodo N3 de TSMC es la base sobre la que se construye toda la tecnología que utilizamos. Y ahora afronta problemas" data-vars-post-url="https://www.xataka.com/componentes/tsmc-se-esta-quedando-capacidad-nodo-n3-eso-va-a-afectar-a-todo-que-compras">no hay suficientes obleas para todos</a>. Actualmente no está claro cómo va a resolver esta compañía taiwanesa la llegada de SK Hynix a este nodo. Presumiblemente tendrá que maximizar el rendimiento por oblea e incrementar su capacidad de producción, pero hacerlo no es en absoluto pan comido. Este es sin duda el mayor desafío al que se enfrenta TSMC debido a que no puede dejar colgados a sus mejores clientes.</p>
<p><!-- BREAK 7 --></p>
<p>Imagen | Generada por Xataka con Gemini</p>
<p>Más información | <a rel="noopener, noreferrer" href="https://www.digitimes.com/news/a20260322PD201/sk-hynix-tsmc-samsung-3nm-hbm4.html?chid=10">DigiTimes Asia</a> | <a rel="noopener, noreferrer" href="https://newsletter.semianalysis.com/p/the-great-ai-silicon-shortage?_gl=1*gt56e8*_ga*MTY5NTUxNjIxNi4xNzU0NjMzOTc4*_ga_FKWNM9FBZ3*czE3NzQyNTExNTYkbzQ4JGcwJHQxNzc0MjUxMTU2JGo2MCRsMCRoNzgzNjg4MTc2&;hide_intro_popup=true">SemiAnalysis</a></p>
<p>En Xataka | <a class="text-outboundlink" href="https://www.xataka.com/empresas-y-economia/gobierno-taiwan-advierte-a-tsmc-plena-expansion-internacional-su-mejor-tecnologia-se-quedara-isla" data-vars-post-title="El Gobierno de Taiwán advierte a una TSMC en plena expansión internacional: su mejor tecnología se quedará en la isla" data-vars-post-url="https://www.xataka.com/empresas-y-economia/gobierno-taiwan-advierte-a-tsmc-plena-expansion-internacional-su-mejor-tecnologia-se-quedara-isla">El Gobierno de Taiwán advierte a una TSMC en plena expansión internacional: su mejor tecnología se quedará en la isla</a></p>
<p> &#8211; <br /> La noticia<br />
 <a href="https://www.xataka.com/empresas-y-economia/fabricante-chips-importante-planeta-tiene-problema-debe-encontrar-forma-no-morir-exito?utm_source=feedburner&;utm_medium=feed&;utm_campaign=23_Mar_2026"><br />
 <em> El fabricante de chips más importante del planeta tiene un problema: debe encontrar la forma de no morir de éxito </em><br />
 </a><br />
 fue publicada originalmente en<br />
 <a href="https://www.xataka.com/?utm_source=feedburner&;utm_medium=feed&;utm_campaign=23_Mar_2026"><br />
 <strong> Xataka </strong><br />
 </a><br />
 por <a href="https://www.xataka.com/autor/laura-lopez?utm_source=feedburner&;utm_medium=feed&;utm_campaign=23_Mar_2026"><br />
 Laura López<br />
 </a><br />
 . </p>
<p> Las GPU de última generación para inteligencia artificial (IA) que están diseñando NVIDIA, AMD o Huawei, entre otras compañías, son un prodigio de la tecnología. Sin embargo, su rendimiento está profundamente condicionado por las prestaciones de los chips de memoria con los que conviven. Y es que las GPU más avanzadas son tan rápidas que con frecuencia se ven obligadas a esperar hasta que la memoria les entrega los datos que necesitan para poder continuar realizando cálculos.</p>
<p>Los chips de memoria HBM4e (High Bandwidth Memory) persiguen acabar de una vez por todas con este cuello de botella en el hardware para IA. Los tres mayores diseñadores de este tipo de circuitos integrados (Samsung, SK Hynix y Micron Technology) están trabajando en sus soluciones HBM4e, y las dos compañías surcoreanas presumiblemente entregarán las primeras muestras a sus clientes durante la segunda mitad de 2026. La empresa estadounidense Micron llegará un poco más tarde: en 2027.</p>
<p>Actualmente SK Hynix lidera este mercado con una cuota cercana al 70%, de modo que el 30% restante se lo reparten Samsung y Micron Technology. Sin embargo, el futuro de sus memorias HBM4e no está solo en sus manos. Para sostener su cuota de mercado actual SK Hynix debe producir sus futuras memorias HBM4e en un nodo litográfico de vanguardia, por lo que, según DigiTimes Asia, ha decidido apostar sobre seguro: está evaluando la posibilidad de que TSMC se encargue de fabricar el núcleo de estas memorias en su nodo de 3 nm.</p>
<p>La alianza de SK Hynix y TSMC es un movimiento sísmico en la industria de la IATradicionalmente los diseñadores de chips de memoria se han encargado también de fabricar sus propios circuitos integrados. Sin embargo, SK Hynix tiene tres buenos motivos para dejar la producción de sus memorias HBM4e en las manos de TSMC. El primero de ellos es que esta compañía taiwanesa fabrica las GPU que diseñan los principales clientes de SK Hynix, de modo que si también se encarga de producir la memoria el ensamblaje final de estos dos componentes empleando el empaquetado avanzado COWOS (Chip-on-Wafer-on-Substrate) es mucho más sencillo.</p>
<p> En Xataka</p>
<p> Europa y Japón están listas: van a iniciar los experimentos de fusión nuclear más ambiciosos de la historia</p>
<p> La memoria HBM4e debe ser producida empleando transistores extremadamente pequeños y rápidos</p>
<p>Además, la memoria HBM4e debe ser producida empleando transistores extremadamente pequeños y rápidos, y la cúpula directiva de SK Hynix sabe que sus tecnologías de integración actuales no son tan avanzadas como la litografía más sofisticada de TSMC. Por último, las memorias HBM4e no se responsabilizarán solo de almacenar información; también serán capaces de llevar a cabo operaciones básicas con los datos antes de entregárselos a la GPU con el propósito de optimizar el rendimiento del hardware para IA. En cierto sentido estas memorias se parecerán más que nunca a los procesadores, y TSMC tiene mucha más experiencia que SK Hynix en la fabricación de estos chips.</p>
<p>Sea como sea esta alianza plantea un problema: el nodo N3 de TSMC está absolutamente saturado. NVIDIA, Apple y otros clientes de esta compañía lo acaparan, por lo que TSMC está teniendo dificultades muy serias para satisfacer la demanda. De hecho, se enfrenta a este problema desde que inició la fabricación de chips de 3 nm. Su segunda generación de esta tecnología de integración, conocida como N3E, refinó la litografía N3B lo necesario para que su rendimiento por oblea fuese perceptiblemente más alto.</p>
<p>De hecho, N3E prescinde de algunas de las etapas del proceso de transferencia de la litografía de ultravioleta extremo y reduce la densidad de transistores con el propósito de minimizar los costes de fabricación y mejorar el rendimiento por oblea. La tercera generación de la litografía de 3 nm de TSMC se llama N3P. Se caracteriza por incrementar la densidad de transistores en un 4% y su velocidad en un 5% mientras su consumo se reduce entre un 5 y un 10% a la misma frecuencia de reloj. No está pero que nada mal.</p>
<p>Además, la litografía N3P es totalmente compatible con las reglas de diseño de la litografía N3E, por lo que NVIDIA, Apple y los demás clientes de TSMC pueden trasladar sus diseños de N3E a N3P sin hacer prácticamente nada. Sin embargo, a pesar de las mejoras que ha introducido TSMC en sus nodos de fabricación de 3 nm, no hay suficientes obleas para todos. Actualmente no está claro cómo va a resolver esta compañía taiwanesa la llegada de SK Hynix a este nodo. Presumiblemente tendrá que maximizar el rendimiento por oblea e incrementar su capacidad de producción, pero hacerlo no es en absoluto pan comido. Este es sin duda el mayor desafío al que se enfrenta TSMC debido a que no puede dejar colgados a sus mejores clientes.</p>
<p>Imagen | Generada por Xataka con Gemini</p>
<p>Más información | DigiTimes Asia | SemiAnalysis</p>
<p>En Xataka | El Gobierno de Taiwán advierte a una TSMC en plena expansión internacional: su mejor tecnología se quedará en la isla</p>
<p> &#8211; La noticia</p>
<p> El fabricante de chips más importante del planeta tiene un problema: debe encontrar la forma de no morir de éxito </p>
<p> fue publicada originalmente en</p>
<p> Xataka </p>
<p> por<br />
 Laura López</p>
<p> . </p>